Add support for the RISC-V architecture
authorMichael Jeanson <mjeanson@efficios.com>
Wed, 21 Mar 2018 21:38:41 +0000 (17:38 -0400)
committerMathieu Desnoyers <mathieu.desnoyers@efficios.com>
Fri, 23 Mar 2018 21:51:28 +0000 (17:51 -0400)
Tested in QEMU 2.12.0-rc0, requires --disable-compiler-tls to go
through the benchmarks reliably.

Signed-off-by: Michael Jeanson <mjeanson@efficios.com>
Signed-off-by: Mathieu Desnoyers <mathieu.desnoyers@efficios.com>
configure.ac
include/Makefile.am
include/urcu/arch/riscv.h [new file with mode: 0644]
include/urcu/uatomic/riscv.h [new file with mode: 0644]

index d0b4a9acfbcd984349a1945b01566997d5f308a6..9145081a78b2555e8b6ec71c196b197b4a8f8a71 100644 (file)
@@ -151,6 +151,7 @@ AS_CASE([$host_cpu],
        [tile*], [ARCHTYPE="tile"],
        [hppa*], [ARCHTYPE="hppa"],
        [m68k], [ARCHTYPE="m68k"],
        [tile*], [ARCHTYPE="tile"],
        [hppa*], [ARCHTYPE="hppa"],
        [m68k], [ARCHTYPE="m68k"],
+       [riscv*], [ARCHTYPE="riscv"],
        [ARCHTYPE="unknown"]
 )
 
        [ARCHTYPE="unknown"]
 )
 
index dcdf304bad8bc2aab621c4ea989f523040870fbe..36667b43ffb13dc3eb6ec9805d1f5688d70c33a6 100644 (file)
@@ -27,6 +27,7 @@ EXTRA_DIST = urcu/arch/aarch64.h \
        urcu/arch/mips.h \
        urcu/arch/nios2.h \
        urcu/arch/ppc.h \
        urcu/arch/mips.h \
        urcu/arch/nios2.h \
        urcu/arch/ppc.h \
+       urcu/arch/riscv.h \
        urcu/arch/s390.h \
        urcu/arch/sparc64.h \
        urcu/arch/tile.h \
        urcu/arch/s390.h \
        urcu/arch/sparc64.h \
        urcu/arch/tile.h \
@@ -43,6 +44,7 @@ EXTRA_DIST = urcu/arch/aarch64.h \
        urcu/uatomic/mips.h \
        urcu/uatomic/nios2.h \
        urcu/uatomic/ppc.h \
        urcu/uatomic/mips.h \
        urcu/uatomic/nios2.h \
        urcu/uatomic/ppc.h \
+       urcu/uatomic/riscv.h \
        urcu/uatomic/s390.h \
        urcu/uatomic/sparc64.h \
        urcu/uatomic/tile.h \
        urcu/uatomic/s390.h \
        urcu/uatomic/sparc64.h \
        urcu/uatomic/tile.h \
diff --git a/include/urcu/arch/riscv.h b/include/urcu/arch/riscv.h
new file mode 100644 (file)
index 0000000..1fd7d62
--- /dev/null
@@ -0,0 +1,49 @@
+#ifndef _URCU_ARCH_RISCV_H
+#define _URCU_ARCH_RISCV_H
+
+/*
+ * arch/riscv.h: definitions for the RISC-V architecture
+ *
+ * Copyright (c) 2018 Michael Jeanson <mjeanson@efficios.com>
+ *
+ * This library is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU Lesser General Public
+ * License as published by the Free Software Foundation; either
+ * version 2.1 of the License, or (at your option) any later version.
+ *
+ * This library is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
+ * Lesser General Public License for more details.
+ *
+ * You should have received a copy of the GNU Lesser General Public
+ * License along with this library; if not, write to the Free Software
+ * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
+ */
+
+#include <urcu/compiler.h>
+#include <urcu/config.h>
+#include <urcu/syscall-compat.h>
+
+#ifdef __cplusplus
+extern "C" {
+#endif
+
+#include <stdlib.h>
+#include <sys/time.h>
+
+/*
+ * On Linux, define the membarrier system call number if not yet available in
+ * the system headers.
+ */
+#if (defined(__linux__) && !defined(__NR_membarrier))
+#define __NR_membarrier                283
+#endif
+
+#ifdef __cplusplus
+}
+#endif
+
+#include <urcu/arch/generic.h>
+
+#endif /* _URCU_ARCH_RISCV_H */
diff --git a/include/urcu/uatomic/riscv.h b/include/urcu/uatomic/riscv.h
new file mode 100644 (file)
index 0000000..a6700e1
--- /dev/null
@@ -0,0 +1,44 @@
+/*
+ * Atomic exchange operations for the RISC-V architecture. Let GCC do it.
+ *
+ * Copyright (c) 2018 Michael Jeanson <mjeanson@efficios.com>
+ *
+ * Permission is hereby granted, free of charge, to any person obtaining a copy
+ * of this software and associated documentation files (the "Software"), to
+ * deal in the Software without restriction, including without limitation the
+ * rights to use, copy, modify, merge, publish, distribute, sublicense, and/or
+ * sell copies of the Software, and to permit persons to whom the Software is
+ * furnished to do so, subject to the following conditions:
+ *
+ * The above copyright notice and this permission notice shall be included in
+ * all copies or substantial portions of the Software.
+ *
+ * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
+ * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
+ * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
+ * AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
+ * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
+ * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
+ * IN THE SOFTWARE.
+ */
+
+#ifndef _URCU_ARCH_UATOMIC_RISCV_H
+#define _URCU_ARCH_UATOMIC_RISCV_H
+
+#include <urcu/compiler.h>
+#include <urcu/system.h>
+
+#ifdef __cplusplus
+extern "C" {
+#endif
+
+#define UATOMIC_HAS_ATOMIC_BYTE
+#define UATOMIC_HAS_ATOMIC_SHORT
+
+#ifdef __cplusplus
+}
+#endif
+
+#include <urcu/uatomic/generic.h>
+
+#endif /* _URCU_ARCH_UATOMIC_RISCV_H */
This page took 0.02742 seconds and 4 git commands to generate.